大工至善|大学至真分享 http://blog.sciencenet.cn/u/lcj2212916

博文

2010-10基于Xilinx FPGA的时钟管理设计与实现

已有 3043 次阅读 2011-4-13 18:15 |系统分类:科研笔记

作者:封彦彪 刘兴春
(北京航空航天大学电子信息工程学院 北京 100083)

摘要:介绍了时钟管理的各种实用方法。简要介绍了Xilinx FPGA 的数字时钟管理模块(DCM)的组成和其在时钟倍频分频中的应用。重点分析了整数分频器和小数分频器的设计思想,对不同的分频方案进行了比较。在ISE 9.1i集成开发环境中,用Verilog HDL语言编程,对设计的电路进行了功能仿真,给出了仿真波形。给出的多种分频方法具有非常好的可移植性,只需修改参数就可应用于FPGA的实际开发中。
 


https://wap.sciencenet.cn/blog-69686-432763.html

上一篇:2010-03基于FPGA的高速实时图像采集和自适应阈值算法
下一篇:MSP430 C语言例程
收藏 IP: 58.253.219.*| 热度|

1 张伟

发表评论 评论 (0 个评论)

数据加载中...
扫一扫,分享此博文

Archiver|手机版|科学网 ( 京ICP备07017567号-12 )

GMT+8, 2024-3-29 16:06

Powered by ScienceNet.cn

Copyright © 2007- 中国科学报社

返回顶部