冰火二重天分享 http://blog.sciencenet.cn/u/shenrj2005

博文

采样保持器输出端噪声问题

已有 4971 次阅读 2010-4-24 22:43 |个人分类:科研笔记|系统分类:科研笔记

对于采样保持器数据采集时出现波动的问题(输入为直流电压值),首先测量了不采集与采集时输出噪声,不采集时交流档测试约2.1mV,采集时则在02mV之间变动。这个存在的噪声是采样保持控制信号引起的,因为在开机初始化过程中测量其输出噪声约为0,而初始化完成后进入采样保持器不断刷新状态,而输出噪声为2.1mV。当把采样保持逻辑控制管脚悬空时,其输出噪声约为0.5mV,说明这个信号对器件是有影响的,但通过飞线连接这个管脚与控制信号时,其输出噪声就又增大到2mV的水平,通过改动采样保持电容与板上控制信号线的距离仍然没有改观,改变电源的旁路电容,使电源噪声降到0.02mV的水平,输出噪声也没有改观。由于数据采集的时候,AD转换时间较长,尤其每次通道切换时需要延时30ms,这可能使得采样保持电容放电,从而导致保持值的波动,因为在没有采样时不断刷新保持值是稳定的。把延时的程序改成采样保持刷新,采样保持值变化小了一些,约在0.3mV内,进一步在每次从AD读一组数据后再进行一次刷新,测试值基本稳定了,变化在0.01mV内。不知道这是器件本身所固有的噪声还是因为布线引起的,但采样保持控制信号线已经用地线包围了,不应该有这么大作用的。

    在网上搜了几篇S/H的文章,但看到的几篇大多讨论的都是S/H用于实现高速高分辨率AD转换的技术与S/H的集成电路设计,有一篇应用笔记《Applying IC Sample-and-Hold Amplifier》对S/H的特性参数进行了介绍,讲的比较好,但我觉得更侧重于对S/H芯片性能的介绍,对S/H集成电路设计比较有帮助。

https://wap.sciencenet.cn/blog-271317-315728.html

上一篇:打破常规之思维桎梏,促进非凡之思想进步
下一篇:采样保持器输出端噪声问题(续)
收藏 IP: .*| 热度|

5 陈儒军 吕喆 姚红春 邓景华 hd19650111

发表评论 评论 (2 个评论)

数据加载中...
扫一扫,分享此博文

全部作者的精选博文

Archiver|手机版|科学网 ( 京ICP备07017567号-12 )

GMT+8, 2024-5-17 05:56

Powered by ScienceNet.cn

Copyright © 2007- 中国科学报社

返回顶部