|
应广西自动检测技术与仪器重点实验室、桂林电子科技大学电子工程与自动化学院的邀请,2024年10月22日,杭州电子科技大学王晓媛教授到我校电子工程与自动化学院访问,并做了题为“忆阻器及忆阻三值数字逻辑电路设计”的学术分享。
报告题目:忆阻器及忆阻三值数字逻辑电路设计
报告摘要:随着现代信息技术的飞速发展以及数字系统集成度的不断提高,“定律定律”接近极限,冯·诺依曼瓶颈和二值逻辑实现中的互联限制问题日益凸显,对未来计算系统在信号传输密度和硬件架构层面进行全面的革新引发了人们的关注。相比二值逻辑电路,三值逻辑电路具有信号线携带信息的密度更大,电路处理信息的能力更强的特点,值得被关注。然而,基于传统电路元件实现的三值逻辑电路存在电路结构复杂、功耗大和难于集成等问题。忆阻器具有独特的非易失性和纳米尺度,基于二值忆阻器和三值忆阻器可实现以“电压”和“阻值”为逻辑变量的两类三值逻辑电路设计,前者可为冯·诺依曼架构系统的能效提升提供一种新的途径,后者可为新型存算一体架构提供更高效的计算方案。本报告将围绕基于二值忆阻器的电压型三值逻辑电路设计和基于三值忆阻器的阻值型三值逻辑电路设计展开。首先从忆阻器特性、三值逻辑的优点及其实现中面临的问题等方面阐述忆阻三值数字逻辑电路设计的需求和背景,其次介绍三值忆阻器的制备现状及等效实现方法,然后重点介绍基于二值忆阻器的电压型三值逻辑电路设计和基于三值忆阻器的三值存内计算实现,最后提出了该领域有待解决的问题和对未来的展望。
简介:王晓媛,女,博士,杭州电子科技大学教授,博士生导师,毕业于哈尔滨工业大学电气工程系,中国电子学会电路与系统分会混沌与非线性电路专业委员会委员,IEEE高级会员、中国电子学会会员、中国密码学会会员、Micromachines期刊客座主编、ISSET2022组委会成员、2023第二届全国电子材料与器件大会组委会成员、IWCFTA 2021“忆阻器电路设计及应用”分委会主席,ICMCA 2023“忆阻计算”分会主席。2010-2011年和2017年在西澳大利亚大学做访问学者,2022年在湖南大学做访问学者。长期从事忆阻器理论及应用研究、多值数字逻辑电路研究、非线性电路系统设计、神经网络电路设计方面的科研与教学工作,主持承担国家自然科学基金项目、国家科技部项目、浙江省自然科学基金项目等省部级项目10余项,以第一作者和唯一通讯作者发表SCI/EI 收录期刊论文60余篇,以第一完成人授权国家发明专利20余项。2019年获中国电子学会电路与系统分会第30届学术年会优秀论文奖,中国电子学会电路与系统分会混沌与非线性电路学术年会优秀论文奖,浙江省优秀特派员等荣誉;2023年获IEEE International Conference on Memristive Computing and Applications最佳论文奖。
Archiver|手机版|科学网 ( 京ICP备07017567号-12 )
GMT+8, 2024-11-1 09:30
Powered by ScienceNet.cn
Copyright © 2007- 中国科学报社